国产成人精品a视频一区www_国产区视频在线观看_99色视频_欲色av_亚洲一区电影_亚洲综合视频一区

基于FPGA的ARM并行總線研究與仿真

來源:網絡

點擊:1260

A+ A-

所屬頻道:新聞中心

關鍵詞: FPGA,ARM,并行總線

      通過EP2C20Q240 器件和LPC2478 處理器,研究ARM 應用系統外部并行總線的工作原理和時序特性,以及在FPGA 中進行雙向總線設計的原則,設計并實現了FPGA 并行總線.借助Quartus II 仿真工具,對FPGA 并行總線進行了時序仿真,并用SignalTap II 邏輯分析儀進行在線測試,驗證設計的正確性.

      0 引言

      在數字系統的設計中,FPGA+ARM 的系統架構得到了越來越廣泛的應用,FPGA 主要實現高速數據的處理;ARM 主要實現系統的流程控制.人機交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實現FPGA 和ARM 之間的低速通信 ;當傳輸的數據量較大.要求高速傳輸時,就需要用并行總線來進行兩者之間的高速數據傳輸.

      下面基于ARM 處理器LPC2478 以及FPGA 器件EP2C20Q240,以ARM 外部總線的讀操作時序為例,研究兩者之間高速傳輸的并行總線;其中,數據總線為32 位;并在FPGA 內部構造了1024x32bits 的SRAM 高速存儲緩沖器,以便于ARM 處理器快速讀寫FPGA 內部數據.

      1 ARM 并行總線的工作原理

      ARM 處理器LPC2478 的外部并行總線由24 根地址總線.32根數據總線和若干讀寫.片選等控制信號線組成.根據系統需求,數據總線寬度還可以配置為8 位.16 位和32 位等幾種工作模式.

      在本設計中,用到ARM 外部總線的信號有:CS.WE.OE.DATA[310].ADDR[230].BLS 等.CS 為片選信號,WE 為寫使能信號,OE 為讀使能信號,DATA 為數據總線,ADDR 地址總線,BLS 為字節組選擇信號.ARM 的外部總線讀操作時序圖,分別如圖1 所示.

    基于FPGA的ARM并行總線研究與仿真

      根據ARM 外部并行總線操作的時序,ARM 外部總線的讀寫操作均在CS 為低電平有效的情況下進行.由于讀操作和寫操作不可能同時進行,因此WE 和OE 信號不能同時出現低電平的情況.

      數據總線DATA 是雙向的總線,要求FPGA 也要實現雙向數據的傳輸.在時序圖中給出了時序之間的制約關系,設計FPGA 時應該滿足ARM 信號的建立時間和保持時間的要求,否則可能出現讀寫不穩定的情況.

      2 FPGA 的并行總線設計

      2.1 FPGA 的端口設計

      FPGA 和ARM 之間的外部并行總線連接框圖,如圖2 所示.由于FPGA 內部的SRAM 存儲單元為32 位,不需要進行字節組的選擇,因此BLS 信號可以不連接.為了便于實現ARM 和FPGA 之間數據的快速傳輸,FPGA 內部的SRAM 既要與ARM 處理器進行讀寫處理,還要跟FPGA 內部的其他邏輯模塊進行數據交換,因此SRAM 采用雙口RAM 來實現.

    基于FPGA的ARM并行總線研究與仿真

      從端口的方向特性看,DATA 端口是INOUT(雙向)方式,其余端口均為IN(輸入)方式.從端口的功能看,clk20m 是全局時鐘,在實現時應采用FPGA 的全局時鐘網絡,這樣可以有效減少時鐘延時,保證FPGA 時序的正確性.ADDR 是16 位的地址總線,由ARM 器件輸入到FPGA.DATA 是32 位的雙向數據總線,雙向總線的設計是整個設計的重點.OE 為ARM 輸入到FPGA 的讀使能信號.

      WE 為ARM 輸入到FPGA 的寫使能信號.CS 為ARM 輸入到FPGA 的片選信號,FPGA 沒有被ARM 選中時必須輸出高阻態,以避免總線沖突.

      2.2 FPGA 的雙向總線設計

      在FPGA 的并行總線設計中,如果頂層和底層的模塊都要用到雙向的IO 端口,則要遵守設計原則;否則不利于VHDL 程序的綜合.雙向IO 端口的設計原則是:只有頂層設計才能用INOUT類型的端口,在底層模塊中應把頂層的INOUT 端口轉化為獨立的IN(輸入).OUT(輸出)端口并加上方向控制端口.頂層設計的VHDL 代碼如下:

    基于FPGA的ARM并行總線研究與仿真

      其中,DATA_i.DATA_o 和output_en 均為FPGA 內部的信號,在內部的各層次模塊中,通過這三個信號就可以進行單向的IO 控制.這樣,頂層設計中雙向的DATA 端口轉化為了內部單向的DATA_i(輸入).DATA_o(輸出)和output_en(輸出使能).在內部各模塊中,結合這三個信號以及ADDR.OE.WE.CS 等信號,則可方便地實現ARM 總線接口的功能.實現的VHDL 關鍵代碼如下:

    基于FPGA的ARM并行總線研究與仿真

      3 仿真結果分析

      通過Quartus II 仿真工具,對FPGA 并行總線進行時序仿真;仿真結果如圖3 所示.根據ARM 并行總線的讀寫時序圖要求,從仿真結果可以看出FPGA 的總線接口設計滿足了設計的要求.由于選用的FPGA 器件內部帶有邏輯分析儀的功能模塊,通過Quartus II 軟件中的SignalTap II 邏輯分析工具,對FPGA的設計模塊進行在線測試,發現總線時序了滿足ARM 并行總線的要求,且工作穩定,從另一個角度驗證了設計和仿真結果的正確性.

    基于FPGA的ARM并行總線研究與仿真

      4 結論

      由于FPGA 技術和ARM 技術應用越來越廣泛,通過設計并行總線接口來實現兩者之間的數據交換,可以較容易地解決快速傳輸數據的需求,因此設計滿足系統要求的FPGA 并行總線顯得尤為重要.本文設計的FPGA 的ARM 外部并行總線接口,滿足了總線的時序要求,并在某航空機載雷達應答機中進行了應用,系統運行穩定,性能良好.以上的設計和仿真方法,對其他類似的設計也有一定的參考作用.
     

    (審核編輯: 智匯李)

    聲明:除特別說明之外,新聞內容及圖片均來自網絡及各大主流媒體。版權歸原作者所有。如認為內容侵權,請聯系我們刪除。

    主站蜘蛛池模板: 天天爽夜夜春 | 超碰97在线人人 | 欧美成人一区二区三区片免费 | 亚洲成人网在线 | 在线观看免费污 | 亚洲88 | 亚洲国产aⅴ成人精品无吗 亚洲h | 99热.com| 久草一级片 | 99国产精品99久久久久久 | 日韩高清国产一区在线 | 成人av网站在线观看 | 在线日韩视频 | 日日摸日日爽 | 日韩中文字幕在线免费 | 日本成人一区 | 欧美日韩一级视频 | 免费人成在线观看网站 | 美日韩久久 | 久久成人免费视频 | www.99精品| 成人在线一区二区三区 | 日日网 | 日日摸夜夜添夜夜添特色大片 | 成人免费视频观看视频 | 亚洲精品三级 | 成人黄色在线 | 久久久久亚洲av毛片大全 | 日韩久久午夜一级啪啪 | 国产日韩精品入口 | 日日日操 | 午夜精品久久久久久久久久久久久 | 国产精品久久综合 | 色综合色综合网色综合 | 少妇久久久 | 中文字幕亚洲精品在线观看 | www.中文字幕.com | 日韩午夜| 日韩精品免费在线观看 | 国产成人精品av | 国产乱码精品一品二品 |