国产成人精品a视频一区www_国产区视频在线观看_99色视频_欲色av_亚洲一区电影_亚洲综合视频一区

集成電路技術匯總(三):芯片硬件設計

來源:網絡

點擊:1203

A+ A-

所屬頻道:新聞中心

關鍵詞: 集成電路,芯片

      芯片硬件設計包括:

      1.功能設計階段。

      設計人員產品的應用場合,設定一些諸如功能、操作速度、接口規格、環境溫度及消耗功率等規格,以做為將來電路設計時的依據。更可進一步規劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于SOC 內,哪些功能可以設計在電路板上。

      2.設計描述和行為級驗證供能設計完成后,可以依據功能將SOC 劃分為若干功能模塊,并決定實現這些功能將要使用的IP 核。此階段將接影響了SOC 內部的架構及各模塊間互動的訊號,及未來產品的可靠性。決定模塊之后,可以用VHDL 或Verilog 等硬件描述語言實現各模塊的設計。接著,利用VHDL 或Verilog 的電路仿真器,對設計進行功能驗證(functionsimulation,或行為驗證 behavioral simulation)。注意,這種功能仿真沒有考慮電路實際的延遲,但無法獲得精確的結果。

      3.邏輯綜合確定設計描述正確后,可以使用邏輯綜合工具(synthesizer)進行綜合。綜合過程中,需要選擇適當的邏輯器件庫(logIC cell library),作為合成邏輯電路時的參考依據。硬件語言設計描述文件的編寫風格是決定綜合工具執行效率的一個重要因素。事實上,綜合工具支持的HDL 語法均是有限的,一些過于抽象的語法只適于作為系統評估時的仿真模型,而不能被綜合工具接受邏輯綜合得到門級網表。

      4.門級驗證(Gate-Level Netlist Verification)

      門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認經綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。注意,此階段仿真需要考慮門電路的延遲。

      5.布局和布線布局指將設計好的功能模塊合理地安排在芯片上,規劃好它們的位置。布線則指完成各模塊之間互連的連線。注意,各模塊之間的連線通常比較長,因此,產生的延遲會嚴重影響SOC的性能,尤其在0.25 微米制程以上,這種現象更為顯著。

        集成電路技術匯總(一):好壞判別方法

        集成電路技術匯總(二):應用電路識圖方法

        集成電路技術匯總(四):檢測技巧

    (審核編輯: 小王子)

    聲明:除特別說明之外,新聞內容及圖片均來自網絡及各大主流媒體。版權歸原作者所有。如認為內容侵權,請聯系我們刪除。

    主站蜘蛛池模板: 亚洲精品电影在线观看 | 亚洲人成人一区二区在线观看 | 在线看91| 亚洲视频在线观看 | 午夜在线播放 | 国产精品热 | 中文字幕一区二区三区乱码图片 | 久久久久中文字幕 | 99久久99热这里只有精品 | 久久99久久98精品免观看软件 | 日批视频| 曰本人一级毛片免费完整视频 | 国产亚州av| 久久久久久av | 福利毛片 | 四虎影视精品 | 国产精品二区三区 | 日韩亚洲精品在线观看 | 亚洲欧美一区二区三区视频 | 欧美激情欧美激情在线五月 | 久久久久久亚洲精品视频 | 天天久久 | www亚洲免费国内精品 | 天天av天天操 | 日韩超碰在线观看 | 免费黄色福利网站 | 久久久精品久久久久 | 欧美一级免费看 | 国产日韩视频在线观看 | 人人插 | 骚黄视频 | 国产精品久久久久久一级毛片 | 欧美日韩亚洲一区二区 | 精品日韩一区二区 | 亚洲成人二区 | 91亚洲精品久久久蜜桃网站 | 日本福利网站 | 国产高清av在线一区二区三区 | 国产精品久久久久久久裸模 | 日本免费在线观看 | 在线视频一区二区 |